Compartir
Implementazione Di Un'architettura Core RISC a 32 Bit Ad Alte Prestazioni (en Italiano)
Chandra Shaker Arrabotu
(Autor)
·
M. Rajani
(Autor)
·
D. Ravi Chandan
(Autor)
·
Edizioni Sapienza
· Tapa Blanda
Implementazione Di Un'architettura Core RISC a 32 Bit Ad Alte Prestazioni (en Italiano) - Arrabotu, Chandra Shaker ; Rajani, M. ; Ravi Chandan, D.
$ 66.570
$ 110.950
Ahorras: $ 44.380
Elige la lista en la que quieres agregar tu producto o crea una nueva lista
✓ Producto agregado correctamente a la lista de deseos.
Ir a Mis Listas
Origen: Estados Unidos
(Costos de importación incluídos en el precio)
Se enviará desde nuestra bodega entre el
Jueves 08 de Agosto y el
Jueves 15 de Agosto.
Lo recibirás en cualquier lugar de Chile entre 1 y 3 días hábiles luego del envío.
Reseña del libro "Implementazione Di Un'architettura Core RISC a 32 Bit Ad Alte Prestazioni (en Italiano)"
Questo libro tratta della progettazione di un processore RISC utilizzando l'architettura pipelined. Il pipelining a 5 stadi viene utilizzato per migliorare la velocità delle operazioni. Le 5 fasi sono Fetch, Decode, Execute, Memory e Write Back. Il processo di progettazione comprende varie tecniche a basso consumo a livello architettonico, che dimostrano come questi metodi siano più efficienti delle tecniche di riduzione del consumo di back-end. I processori embedded a basso consumo sono utilizzati in un'ampia gamma di applicazioni, tra cui automobili, telefoni, fotocamere digitali, stampanti e altri dispositivi simili. Il motivo del loro ampio utilizzo è che sono di dimensioni ridotte, quindi non occupano molta area dello stampo e sono economici da fabbricare. Il basso consumo energetico aiuta a ridurre la dissipazione di calore, ad allungare la durata della batteria e ad aumentare l'affidabilità del dispositivo.
- 0% (0)
- 0% (0)
- 0% (0)
- 0% (0)
- 0% (0)
Todos los libros de nuestro catálogo son Originales.
El libro está escrito en Italiano.
La encuadernación de esta edición es Tapa Blanda.
✓ Producto agregado correctamente al carro, Ir a Pagar.